SRAM
memoria basada en semiconductores es decir que es capaz de mantener la información mientras esté alimentada, sin necesidad de circuito de refresco
DRAM
memoria dinámica de acceso aleatorio, necesita un refresco cada cierto ciclo de reloj para mantener la informaci'on
SDRAM
memoria dinámica de acceso aleatorio
de interfaz sincrona es decir que el cambio de
estado de la memoria tarda un cierto tiempo
DDR SDRAM
memoria sincrónicas permite la transferencia de datos por
dos canales distintos simultáneamente en un mismo ciclo de reloj.
Capacidad maxima 1GB
DDR2
capaces de trabajar con 4 bits por ciclo, es
decir 2 de ida y 2 de vuelta
acceso aleatorio
DDR3
Transferencias de datos más rápido
menor calentamiento y energética más eficientes